告诉你怎么样做块好的PCB板
大家都知道理做PCB板就是把设计好的原理图变成块实实在在的PCB电路板,请别小看这过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另些人却实现不了,因此说做块PCB板不难,但要做好块PCB板却不是件的事情。
微电子领域的两大难点在于频信号和微弱信号的处理,在这方面PCB制作水平就显得尤其重要,同样的原理设计,同样的元器件,不同的人制作出来的PCB就具有不同的结果,那么如何才能做出块好的PCB板呢?根据我们以往的经验,想就以下几方面谈谈自己的看法:
:要明确设计目标
接受到个设计任务,先要明确其设计目标,是普通的PCB板、频PCB板、小信号处理PCB板还是既有频率又有小信号处理的PCB板,如果是普通的PCB板,只要做到布局布线合理整齐,机械尺寸无误即可,如有中负载线和长线,就要采用的手段进行处理,减轻负载,长线要加强驱动,重点是防止长线反射。 当板上有过40MHz的信号线时,就要对这些信号线进行特殊的考虑,比如线间串扰等问题。如果频率些,对布线的长度就有严格的,根据分布参数的网络理论,速电路与其连线间的相互作用是决定因素,在系统设计时不能忽略。随着门传输速度的提,在信号线上的反对将会相应增加,相邻信号线间的串扰将成正比地增加,通常速电路的功耗和热耗散也都很大,在做速PCB时应引起足够的重视。
当板上有毫伏甚至微伏的微弱信号时,对这些信号线就需要特别的关照,小信号由于太微弱,受到其它强信号的干扰,措施常常是必要的,否则将大大降低信噪比。以致于有用信号被噪声淹没,不能地提取出来。
对板子的调测也要在设计阶段加以考虑,测试点的物理位置,测试点的等因素不可忽略,因为有些小信号和频信号是不能直接把探头加上去进行测量的。
此外还要考虑其他些相关因素,如板子层数,采用元器件的封装外形,板子的机械强度等。在做PCB板子前,要做出对该设计的设计目标心中有数。
二。了解所用元器件的功能对布局布线的要求
我们知道,有些特殊元器件在布局布线时有特殊的要求,比如LOTI和APH所用的模拟信号放大器,模拟信号放大器对电源要求要平稳、纹波小。模拟小信号部分要尽量远离功率器件。在OTI板上,小信号放大部分还加有罩,把杂散的电磁干扰给掉。NTOI板上用的GLINK芯片采用的是ECL工艺,功耗大发热厉害,对散热问题必须在布局时就必须进行特殊考虑,若采用自然散热,就要把GLINK芯片放在空气流通比较顺畅的地方,而且散出来的热量还不能对其它芯片构成大的影响。如果板子上装有喇叭或其他大功率的器件,有可能对电源造成严重的污染这点也应引起足够的重视.
三. 元器件布局的考虑
元器件的布局先要考虑的个因素就是电能,把连线关系密切的元器件尽量放在起,尤其对些速线,布局时就要使它尽可能地短,功率信号和小信号器件要分开。在电路能的前提下,还要考虑元器件摆放整齐、美观,便于测试,板子的机械尺寸,插座的位置等也需认真考虑。
速系统中的接地和互连线上的传输延迟时间也是在系统设计时先要考虑的因素。信号线上的传输时间对总的系统速度影响很大,特别是对速的ECL电路,虽然集成电路块本身速度很,但由于在底板上用普通的互连线(每30cm线长约有2ns的延迟量)带来延迟时间的增加,可使系统速度大为降低.象移位寄存器,同步计数器这种同步工作部件放在同块插件板上,因为到不同插件板上的时钟信号的传输延迟时间不相等,可能使移位寄存器产主错误,若不能放在块板上,则在同步是关键的地方,从公共时钟源连到各插件板的时钟线的长度必须相等。
四,对布线的考虑
随着OTNI和星形光纤网的设计完成,以后会有多的100MHz以上的具有速信号线的板子需要设计,这里将介绍速线的些基本概念。
1.传输线
印制电路板上的条“长”的信号通路都可以视为种传输线。如果该线的传输延迟时间比信号上升时间短得多,那么信号上升期间所产主的反射都将被淹没。不再呈现过冲、反冲和振铃,对现时大多数的MOS电路来说,由于上升时间对线传输延迟时间之比大得多,所以走线可长以米计而无信号失真。而对于速度较快的逻辑电路,特别是速ECL
集成电路来说,由于边沿速度的增快,若无其它措施,走线的长度必须大大缩短,以保持信号的完整。
有两种方法能使速电路在相对长的线上工作而无严重的波形失真,TTL对下降边沿采用肖特基二管箝位方法,使过冲量被箝制在比地电位低个二管压降的电平上,这就减少了后面的反冲幅度,较慢的上升边缘允许有过冲,但它被在电平“H”状态下电路的相对的输出阻抗(50~80Ω)所衰减。此外,由于电平“H”状态的抗扰度较大,使反冲问题并不十分突出,对HCT系列的器件,若采用肖特基二管箝位和串联电阻端接方法相结合,其改善的效果将会加明显。
当沿信号线有扇出时,在较的位速率和较快的边沿速率下,上述介绍的TTL整形方法显得有些不足。因为线中存在着反射波,它们在位速率下将趋于合成,从而引起信号严重失真和能力降低。因此,为了解决反射问题,在ECL系统中通常使用另外种方法:线阻抗匹配法。用这种方法能使反射受到,信号的完整得到。
严格他说,对于有较慢边沿速度的常规TTL和CMOS器件来说,传输线并不是十分需要的.对有较快边沿速度的速ECL器件,传输线也不总是需要的。但是当使用传输线时,它们具有能预测连线时延和通过阻抗匹配来反射和振荡的优点。1
决定是否采用传输线的基本因素有以下五个。它们是: (1)系统信号的沿速率, (2)连线距离 (3)容负载(扇出的多少), (4)电阻负载(线的端接方式); (5)允许的反冲和过冲百分比(交流抗扰度的降低程度)。
2.传输线的几种类型
(1) 同轴电缆和双绞线:它们经常用在系统与系统之间的连接。同轴电缆的特阻抗通常有50Ω和75Ω,双绞线通常为110Ω。
(2)印制板上的微带线
微带线是根带状导(信号线).与地平面之间用种电介质开。如果线的厚度、宽度以及与地平面之间的距离是可的,则它的特阻抗也是可以的。微带线的特阻抗Z0为:
式中:【Er为印制板介质材料的相对介电常数
6为介电质层的厚度
W为线的宽度
t为线的厚度
单位长度微带线的传输延迟时间,取决于介电常数而与线的宽度或间隔无关。
(3)印制板中的带状线
带状线是条置于两层导电平面之间的电介质中间的铜带线。如果线的厚度和宽度、介质的介电常数以及两层导电平面间的距离是可控的,那么线的特阻抗也是可控的,带状线的特阻抗乙为:
式中:b是两块地线板间的距离
W为线的宽度
t为线的厚度
同样,单位长度带状线的传输延迟时间与线的宽度或间距是无关的;取决于所用介质的相对介电常数。
3.端接传输线
在条线的接收端用个与线特阻抗相等的电阻端接,则称该传输线为并联端接线。它主要是为了获得的电能,包括驱动分布负载而采用的。
有时为了节省电源消耗,对端接的电阻上再串接个104电容形成交流端接电路,它能地降低直流损耗。
在驱动器和传输线之间串接个电阻,而线的终端不再接端接电阻,这种端接方法称之为串联端接。较长线上的过冲和振铃可用串联阻尼或串联端接来.串联阻尼是利用个与驱动门输出端串联的小电阻(般为10~75Ω)来实现的.这种阻尼方法适合与特阻抗来受的线相联用(如底板布线,无地平面的电路板和大多数绕接线等。
串联端接时串联电阻的值与电路(驱动门)输出阻抗之和等于传输线的特阻抗.串联联端接线存在着只能在终端使用集总负载和传输延迟时间较长的缺点.但是,这可以通过使用多余串联端接传输线的方法加以克服。
4.非端接传输线
如果线延迟时间比信号上升时间短得多,可以在不用串联端接或并联端接的情况下使用传输线,如果根非端接线的双程延迟(信号在传输线上往返次的时间)比脉冲信号的上升时间短,那么由于非端接所引起的反冲大约是逻辑摆幅的15%。zui大开路线长度近似为:
Lmax<tr/2tpd
式中:tr为上升时间
tpd为单位线长的传输延迟时间
5.几种端接方式的比较
并联端接线和串联端接线都各有优点,究竟用哪种,还是两种都用,这要看设计者的爱好和系统的要求而定。 并联端接线的主要优点是系统速度快和信号在线上传输完整无失真。长线上的负载既不会影响驱动长线的驱动门的传输延迟时间,又不会影响它的信号边沿速度,但将使信号沿该长线的传输延迟时间增大。在驱动大扇出时,负载可经分支短线沿线分布,而不象串联端接中那样必须把负载集总在线的终端。
串联端接方法使电路有驱动几条平行负载线的能力,串联端接线由于容负载所引起的延迟时间增量约比相应并联端接线的大倍,而短线则因容负载使边沿速度放慢和驱动门延迟时间增大,但是,串联端接线的串扰比并联端接线的要小,其主要原因是沿串联端接线传送的信号幅度是二分的逻辑摆幅,因而开关电流也只有并联端接的开关电流的半,信号能量小串扰也就小。
二PCB板的布线
做PCB时是选用双面板还是多层板,要看zui工作频率和电路系统的复杂程度以及对组装密度的要求来决定。在时钟频率过200MHZ时选用多层板。如果工作频率过350MHz,选用以聚四氟乙烯作为介质层的印制电路板,因为它的频衰耗要小些,寄生电容要小些,传输速度要快些,还由于Z0较大而省功耗,对印制电路板的走线有如下原则要求
(1)平行信号线之间要尽量留有较大的间隔,以减少串扰。如果有两条相距较近的信号线,在两线之间走条接地线,这样可以起到作用。
(2) 设计信号传输线时要避免急拐弯,以防传输线特阻抗的突变而产生反射,要尽量设计成具有尺寸的均匀的圆弧线。
印制线的宽度可根据上述微带线和带状线的特阻抗计算公式计算,印制电路板上的微带线的特阻抗般在50~120Ω之间。要想得到大的特阻抗,线宽必须做得很窄。但很细的线条又不制作。综合因素考虑,般选择68Ω左右的阻抗值比较合适,因为选择68Ω的特阻抗,可以在延迟时间和功耗之间达到*平衡。条50Ω的传输线将消耗多的功率;较大的阻抗固然可以使消耗功率减少,但会使传输延迟时间憎大。由于负线电容会造成传输延迟时间的增大和特阻抗的降低。但特阻抗很低的线段单位长度的本征电容比较大,所以传输延迟时间及特阻抗受负载电容的影响较小。具有适当端接的传输线的个重要特征是,分枝短线对线延迟时间应没有什么影响。当Z0为50Ω时。分枝短线的长度必须在2.5cm以内.以免出现很大的振铃。
(4)对于双面板(或六层板中走四层线).电路板两面的线要互相垂直,以防止互相感应产主串扰。
(5)印制板上若装有大电流器件,如继电器、指示灯、喇叭等,它们的地线要分开单走,以减少地线上的噪声,这些大电流器件的地线应连到插件板和背板上的个立的地总线上去,而且这些立的地线还应该与整个系统的接地点相连接。
(6)如果板上有小信号放大器,则放大前的弱信号线要远离强信号线,而且走线要尽可能地短,如有可能还要用地线对其进行。
13991872250
029-88231631